技术领域
本实用新型涉及调制器技术领域,特别涉及一种电视通信多载波调制装置。
背景技术
调制器是邻频调制器的简称,也常被称作射频调制器或电视调制器,是前端电视机房的主要设备之一,其功能是把信号源(可以是数字电视机顶盒、卫星工程接收机DVS-398、DVD机、电脑、摄像机、电视解调器等AV信号源)所提供的视频信号和音频信号调制成稳定的高频射频振荡信号,视频为调幅调制方式,音频为调频调制方式。而目前的调制器用于数字电视时,使用起来不够方便,使用效果不好。
实用新型内容
本实用新型提出了一种电视通信多载波调制装置,解决了现有调制装置使用效果不好等问题。
为了解决上述技术问题,本实用新型提供了如下的技术方案:
本实用新型一种电视通信多载波调制装置,包括调制器本体,所述调制器本体的上表面两侧设有散热器,所述调制器本体的正面安装有控制面板,所述控制面板的表面设有TS输入接口、液晶显示屏、指示灯和操作按钮,所述TS输入接口设有两路,所述调制器本体的内部设有高斯滤波器、A/D模块、时钟复位电路、FPGA模块、D/A模块、低通滤波器和AT89C51单片机,所述AT89C51单片机与高斯滤波器和时钟复位电路电性连接,所述FPGA模块与D/A模块、A/D模块和低通滤波器电性连接,所述D/A模块与高斯滤波器电性连接,所述A/D模块与低通滤波器电性连接。
作为本实用新型的一种优选技术方案,所述高斯滤波器采用CMX589A集成芯片。
作为本实用新型的一种优选技术方案,所述FPGA模块配合A/D模块和D/A模块构成调频发射器,所述FPGA模块采用EPlC6Q240C8混合低电压FPGA芯片,所述A/D模块采用8位模数转换器TLC5510芯片,所述D/A模块采用10位数模转换器THS5651A芯片。
作为本实用新型的一种优选技术方案,所述调制器本体上设有密码锁键盘。
作为本实用新型的一种优选技术方案,所述调制器本体上设有JATG仿真接口,所述JATG仿真接口与FPGA模块电性连接。
本实用新型所达到的有益效果是:本实用新型结构合理、使用简单,该调制器支持单频网模式和多频网模式,输出电平0dBm,符合高质量的射频调制指标,基于WEB的网络管理,可选支持SNMP,符合EN50083ASI接口标准,支持188/204Bytes传输流包,支持传输流包模式和突发模式,该新型的CMX589A模块完成基带信号高斯滤波,系统最高输出频率为25MHz,同时系统具有很宽的基带信号数据和调制参数灵活可控等特点,并且克服了在正交调制中严格正交载波产生困难的缺陷,密码锁定键盘可对调制器实行密码保护和欠费时锁定,使用效果好。
附图说明
附图用来提供对本实用新型的进一步理解,并且构成说明书的一部分,与本实用新型的实施例一起用于解释本实用新型,并不构成对本实用新型的限制。在附图中:
图1是本实用新型的一种电视通信多载波调制装置的结构示意图;
图2是本实用新型的一种电视通信多载波调制装置的内部结构框图;
图3是本实用新型的一种电视通信多载波调制装置的工作流程图。
图中:1、调制器本体;2、散热器;3、控制面板;4、TS输入接口;5、密码锁键盘;6、液晶显示屏;7、指示灯;8、操作按钮;9、JATG仿真接口;10、高斯滤波器;11、A/D模块;12、时钟复位电路;13、FPGA模块;14、D/A模块;15、低通滤波器;16、AT89C51单片机。
具体实施方式
以下结合附图对本实用新型的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本实用新型,并不用于限定本实用新型。
实施例1
如图1-3所示,本实用新型一种电视通信多载波调制装置,包括调制器本体1,调制器本体1的上表面两侧设有散热器2,调制器本体1的正面安装有控制面板3,控制面板3的表面设有TS输入接口4、液晶显示屏6、指示灯7和操作按钮8,TS输入接口4设有两路,调制器本体1的内部设有高斯滤波器10、A/D模块11、时钟复位电路12、FPGA模块13、D/A模块14、低通滤波器15和AT89C51单片机16,AT89C51单片机16与高斯滤波器10和时钟复位电路12电性连接,FPGA模块13与D/A模块14、A/D模块11和低通滤波器15电性连接,D/A模块14与高斯滤波器10电性连接,A/D模块11与低通滤波器15电性连接。
进一步,高斯滤波器10采用CMX589A集成芯片,具有较宽的基带信号接收速率,提供两种频率的外部晶振,分别为25.576MHz和8.192MHz,通过跳线控制。
进一步,FPGA模块13配合A/D模块11和D/A模块14构成调频发射器,FPGA模块13采用EPlC6Q240C8混合低电压FPGA芯片,A/D模块11采用8位模数转换器TLC5510芯片,D/A模块14采用10位数模转换器THS5651A芯片。
进一步,调制器本体1上设有密码锁键盘5,进行密码保护。
进一步,调制器本体1上设有JATG仿真接口9,JATG仿真接口9与FPGA模块13电性连接。
本实用新型工作原理:本实用新型的JATG仿真接口9是一种国际标准测试协议,主要用于芯片内部测试,现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等,标准的JTAG仿真接口是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线,JATG仿真接口9还常用于实现ISP,对FLASH等器件进行编程,JTAG编程方式是在线编程,传统生产流程中先对芯片进行预编程然后再装到板上,简化的流程为先固定器件到电路板上,再用JTAG编程,从而大大加快工程进度,JATG仿真接口9可对DSP芯片内部的所有部件进行编程,系统加电后,FPGA模块13完成初始化,液晶显示屏6提示用户输入控制信息,同时系统输出固定频率的正弦载波,表明系统正常工作,用户通过液晶显示屏6的提示,从键盘输入控制信息(例如基带信号的码元速率,高斯滤波器10的系统参数,BT值以及调制器本体1的载波频率等),控制信息通过AT89C51单片机16发送给高斯滤波器10及调制器本体1,FPGA模块13根据接收到A/D模块11的输入信号的幅度值控制频率字从而完成对于基带信号的调制,再经过D/A模块14的转换,从低通滤波器15输出信号。
最后应说明的是:以上仅为本实用新型的优选实施例而已,并不用于限制本实用新型,尽管参照前述实施例对本实用新型进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。